- 《高速电路设计与仿真分析》交流QQ群:217166793,欢迎大家加入讨论,交流! (0篇回复)
- IBIS TO DML出错!如何解决? (1篇回复)
- 2012年8月在深圳举办SI、PI及高速电路设计与案例分析高级培训班的通知 (1篇回复)
- 在论坛在好不容易下了那27个包竟然解压不了的 (14篇回复)
- 我想问一下Page 66中各种封装电容的等效参数 (8篇回复)
- 请教邵老师关于DDR2内存中AC和DC的问题 (7篇回复)
- 按照书中实例操作出错!!! (1篇回复)
- 请教邵老师书中DDR时钟拓扑结构问题 (0篇回复)
- 书中第六章图6-9pulldown曲线是怎么生成的? (0篇回复)
- [注意]实例文件下载有问题的会员请到论坛免费FTP下载 (2篇回复)
- 版主,实例27个压缩包里面的第三个有问题。 (1篇回复)
- 帮你理解抖动的概念,同时希望有人解决抖动及SIWAVE子电路问题。 (1篇回复)
- 下载后有问题 (0篇回复)
- 下载问题 (0篇回复)
- 版主救命啊,我没有找到Library啊 (12篇回复)
- 个人总结的DDR3仿真目标及疑问 (2篇回复)
- 看了一下目录 (1篇回复)
- Allegro issue (0篇回复)
- allegro板的层叠结构怎么选择PP片 (9篇回复)
- 关于书中P41页拓扑图的疑问 (2篇回复)
- 较难的SI&PI&EMC问题 (9篇回复)
- ADS 仿真 + PCB Viewer (1篇回复)
- 高速电路设计与仿真分析 有电子版么? (7篇回复)
- CPCI以太网交换机板概要 (3篇回复)
- 建议邵老师十一国庆办一次培训,大家比较有时间 (3篇回复)
- 关于书中源端串联匹配的问题?(书中的第47页的最后一行) (3篇回复)
- Allegro 载入网表问题??? (3篇回复)
- 版主可以一个压缩文件传到http://u.115.com (0篇回复)
- SI、PI及高速电路设计与案例分析 (7篇回复)
- 急:SI 如何测量差分对缓冲延时? (0篇回复)
- 对邵老师进行培训的一点建议 (4篇回复)
- 书中为什么U1的Y28脚用SSTL2C2模型?别的可以不 (0篇回复)
- 关于沉金和镀金 (0篇回复)
- 谁有HSPICE 2008版?帮帮忙啊 (0篇回复)
- 请教邵老师,仿真结果分析问题 (1篇回复)