evatan 发表于 2009-8-29 12:18:00

[讨论]CR5000中CHIP 之间设置间距问题

<p>&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; 今天在看DFM标准,联想到了如果CR5000中如果能在DESIGN RULE 中设置各种CHIP 或者 IC之间的距离,这样一开DRC就可以避免很多违背DFM标准的CHIP PLACE了,工作量就节省了很多了。</p><p>但是DESIGN RULE里面好像涉及CHIP间距的就是SMD PIN与SMD PIN之间的CLEARANCE。不能实现各种CHIP 或者 IC之间的距离有不一样。</p><p>也就是标准如下的情况下</p><p>1608与1608之间间距最小为0.5MM</p><p>1005与1005之间间距最小为0.4MM</p><p>CR5000不能做DRC设定,最多只能设定SMD PIN 与SMD PIN的间距</p><p>不知道其它画图软件是如何设定了</p>

riverpeak 发表于 2009-8-31 10:48:00

module&gt;board design rule editor&gt;placement&gt;componenet area-componenet area

evatan 发表于 2009-9-2 07:41:00

<p>版主,在module&gt;board design rule editor&gt;placement&gt;componenet area-componenet area这个只能做简单的元器件之间最小距离设定,</p><p>查了原版的说明手册中说可以在module&gt;board design rule editor&gt;placement&gt;Comp.DrcGroup clearance这个功能进入设定详细的参数,</p><p>但是我点击的时候显示No"component DRC Group" defined in neither package nor Footprint library</p><p>是我的Library 没有设置吗?我没有权限进入Library进行操作,所以不知道如何是好</p>
页: [1]
查看完整版本: [讨论]CR5000中CHIP 之间设置间距问题