请教各位好心的大侠:
串行阻抗匹配按上面说的,是源段阻抗+串联电阻=传输线阻抗=负载端阻抗。对吧?我只是想确认一下。
看有的接DDR设计,怎么数据线串联的是10欧,地址和控制线串联的是22欧。(布线都同层)这是不是说明,这颗DDR SDRAM,是不是数据接口比别的阻抗要大12欧的意思?
那,我从芯片手册上搜索什么词能获得这个阻抗参数?还是必须得通过IBIS模型?
您需要 登录 才可以下载或查看,没有账号?注册
使用道具 举报
串行阻抗匹配按上面说的,是源段阻抗+串联电阻=传输线阻抗=负载端阻抗。对吧?我只是想确认一下。看有的接DDR设计,怎么数据线串联的是10欧,地址和控制线串联的是22欧。(布线都同层)这是不是说明,这颗DDR SDRAM,是不是数据接口比别的阻抗要大12欧的意思?那,我从芯片手册上搜索什么词能获得这个阻抗参数?还是必须得通过IBIS模型?
上面資料有說等於負載阻抗了???
源端匹配的意思是 源端阻抗+源端串聯匹配電阻=傳輸線特征阻抗
若概念是對的話,為什麼數據線和地址線串聯不一樣只能是他們特征阻抗不一樣。 布線同層和這些都沒有關係,你說的布線同層想說什麼意思?
本版积分规则 发表回复 回帖后跳转到最后一页
Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )
GMT+8, 2025-5-15 22:37 , Processed in 0.127468 second(s), 20 queries .
Powered by Discuz! X3.4
© 2001-2023 Discuz! Team.