PCB论坛网

 找回密码
 注册
查看: 3062|回复: 14

关于手机layout

[复制链接]
发表于 2006-8-13 10:48:00 | 显示全部楼层 |阅读模式

把PUM放在BB后面要不要紧

切不关心layout步线难度

就效果而言,在别无它法的情况

这样处理是否可以

是否会把PUM的电源噪声引入到BB部分,特别是ABB部分受到的影响

请有经验的工程师来谈谈谢谢

回复

使用道具 举报

发表于 2006-8-16 13:48:00 | 显示全部楼层

你的PMU部分是LDO形式的还是开关形式的?

你的摆位有可能引入PMU部分的噪声,具体要看具体的器件和摆位等决定。如果PMU部分是开关的影响会更大。

回复 支持 反对

使用道具 举报

 楼主| 发表于 2006-8-19 22:50:00 | 显示全部楼层

好像是LDO的

LDO具体是什么含义?

回复 支持 反对

使用道具 举报

发表于 2006-8-20 09:04:00 | 显示全部楼层

以前经常看见,说什么芯片是LDO的,以为是某一公司的名号。现在才知道,LDO是low dropout regulator,意为低压差线性稳压器,是相对于传统的线性稳压器来说的。传统的线性稳压器,如78xx系列的芯片都要求输入电压要比输出电压高出2v~3V以上,否则就不能正常工作。但是在一些情况下,这样的条件显然是太苛刻了,如5v转3.3v,输入与输出的压差只有1.7v,显然是不满足条件的。针对这种情况,才有了LDO类的电源转换芯片。生产LDO芯片的公司很多,常见的有ALPHA, Linear(LT), Micrel, National semiconductor,TI等。

什么是 LDO(低压降)稳压器?
LDO 是一种线性稳压器。线性稳压器使用在其线性区域内运行的晶体管或 FET,从应用的输入电压中减去超额的电压,产生经过调节的输出电压。所谓压降电压,是指稳压器将输出电压维持在其额定值上下 100mV 之内所需的输入电压与输出电压差额的最小值。正输出电压的
LDO(低压降)稳压器通常使用功率晶体管(也称为传递设备)作为 PNP。这种晶体管允许饱和,所以稳压器可以有一个非常低的压降电压,通常为 200mV 左右;与之相比,使用 NPN 复合电源晶体管的传统线性稳压器的压降为 2V 左右。负输出 LDO 使用 NPN 作为它的传递设备,其运行模式与正输出 LDO 的 PNP设备类似。
更新的发展使用 CMOS 功率晶体管,它能够提供最低的压降电压。使用 CMOS,通过稳压器的唯一电压压降是电源设备负载电流的 ON 电阻造成的。如果负载较小,这种方式产生的压降只有几十毫伏。

回复 支持 反对

使用道具 举报

发表于 2006-8-20 13:52:00 | 显示全部楼层
药水
回复 支持 反对

使用道具 举报

 楼主| 发表于 2006-8-22 21:58:00 | 显示全部楼层
LS有何高见
回复 支持 反对

使用道具 举报

发表于 2006-8-23 09:39:00 | 显示全部楼层
LDO类型的应该影响不大,但是实际layout的时候还是要注意一些关键的信号线比如时钟信号等干扰源需要特别处理一下,另外就是你的模拟基带部分有一些信号线也需要特别注意一下,具体你参考你所使用的芯片组的参考设计以及datasheet。其余的问题不大。
回复 支持 反对

使用道具 举报

发表于 2006-11-10 11:28:00 | 显示全部楼层

不错,顶一下子哈!

回复 支持 反对

使用道具 举报

发表于 2006-11-19 09:34:00 | 显示全部楼层

谢谢

回复 支持 反对

使用道具 举报

发表于 2006-12-7 10:26:00 | 显示全部楼层

厲害 學習中。。

回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-18 11:08 , Processed in 0.160322 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表