对于3ns上升时间的阶跃响应,例子1.1的电容阻抗是20.44欧姆,它会使带有30欧姆输出阻抗的TTL驱动器的输出波形
3ns的上升沿阿发生明显畸变。(原文The capacitor in Example 1.1 has a reactance of 20.44 ohm to a rising edge of 3ns. we therefore predict it will significantly distort(by slowing down) a 3-ns rising edge from a TTL driver having an output impedance of 30 ohm )
请问上面这句话到底怎么理解?20.44欧姆是通过前面的公式Xc=Tr/(pi)C,但是我怎么也没理解这个算出来的容抗
和TTL驱动器输出阻抗之间的关系会影响输出。
使用道具 举报
有没有高手回答一下
本版积分规则 发表回复 回帖后跳转到最后一页
Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )
GMT+8, 2025-5-16 23:45 , Processed in 0.145209 second(s), 19 queries .
Powered by Discuz! X3.4
© 2001-2023 Discuz! Team.