中国PCB论坛网

 找回密码
 注册

QQ登录

只需一步,快速开始

查看: 7168|回复: 10

[疑难解惑] 版主,可不可以对sofer对bus总线仿真的Derating Table作个讲解啊?

[复制链接]
发表于 2012-4-24 16:55:49 | 显示全部楼层 |阅读模式
版主,可不可以对sofer对bus总线仿真的Derating Table作个讲解啊?《Allegro PCB SI - 一步一步学会使用Bus Analysis》,Derating Table这个表不知道是什么意思,怎么生成的?谢谢版主
发表于 2012-4-25 17:09:09 | 显示全部楼层
这里是减额表格,对于DDR3而言就是数据类或地址类信号所需要的的建立和保持时间不再是一个固定的值,而是与信号的斜率以及对应时钟(对于数据就是DQS数据选通)的斜率相关。我们可以在DDR3的规范书或数据手册中找到基础的建立和保持时间要求,以及减额值(表格形式);计算时序时,需要测量信号和时钟在此刻的斜率,然后查表找出对应的减额值,真实的建立和保持时间需求等于基础值加上这里的减额值。

生成方式文章中有了,就是直接拷贝数据手册上的表格,再稍微修改一下格式即可。

另,文章中说用“?”代替负号,其实直接用负号“-”就行。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-4-25 18:27:01 | 显示全部楼层
谢谢版主这么耐心细致的指点,佩服你这种认真精神,真的非常感谢
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-5-2 14:12:32 | 显示全部楼层
yshang 发表于 2012-4-25 17:09
这里是减额表格,对于DDR3而言就是数据类或地址类信号所需要的的建立和保持时间不再是一个固定的值,而是与 ...

还是对这个Derating Table怎么来的不懂,如何测量信号和时钟在此刻的斜率呢?
回复 支持 反对

使用道具 举报

发表于 2012-5-2 15:03:37 | 显示全部楼层
斜率的定义在DDR的规范或者部分datasheet中有,而且说的很清楚,这里就不解释了。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-5-2 16:02:21 | 显示全部楼层
版主我给你发的邮件,你看了吗,谢谢你了
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-5-2 20:55:34 | 显示全部楼层
,版主可以举个例子吗,比如 setup derating  table,在时钟变化在 4V/ns下,这个+88是怎么来的啊,看了一天的datasheet都没弄明白,版主可以指导下吗,麻烦你了

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x
回复 支持 反对

使用道具 举报

发表于 2012-5-9 10:51:12 | 显示全部楼层
偶也在关注
回复 支持 反对

使用道具 举报

发表于 2012-5-9 14:14:01 | 显示全部楼层


datasheet上的derating value table

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x
回复 支持 反对

使用道具 举报

发表于 2012-6-2 10:55:55 | 显示全部楼层
DDR规范中就要求这样的,各芯片厂商根据自己设计的IC给出这个数值。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|中国PCB论坛网 ( 沪ICP备05006956号 )

GMT+8, 2018-10-22 14:26 , Processed in 0.171875 second(s), 31 queries .

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表