PCB论坛网

 找回密码
 注册
查看: 1915|回复: 4

请假邵老师关于FPGA差分时钟的仿真问题

[复制链接]
发表于 2012-4-27 14:48:06 | 显示全部楼层 |阅读模式
按照你书上的指示,FPGA每个PIN都有几种BUFFER,之前不用分配模型,不过我还是对这对差分时钟做了定义,如下图K3,K4是FPGA一对差分时钟pin:,
提取出来的拓扑是这样的:
左边是DDR3,右边是FPGA,如何让FPGA提取出来的差分对模型像DDR3一样呢?另外我也尝试用ISE生成IBIS模型,然后分配给FPGA过,不过提取出来的依然是这样,请邵老师指点迷津!谢谢

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

x
回复

使用道具 举报

发表于 2012-4-27 15:16:36 | 显示全部楼层
{:soso_e132:}看不懂
回复 支持 反对

使用道具 举报

发表于 2012-4-27 17:22:12 | 显示全部楼层
两种方法:1.ibis模型里设置成差分对,然后直接从ibis模型添加进来;

2.直接拖进一个SigXP自带差分模型,然后修改它的buffer为你的差分buffer.

点评

谢谢你的指点,对于你的第一种方法,我用ISE生成IBIS时是定义了差分对的,但打开IBIS模型,里面的差分对约束没有看到,然后我就再在里面添加的差分对,仿真出来的就是和一楼那个图一样。 对于第二种方法,有时自带的  详情 回复 发表于 2012-4-27 17:43
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-4-27 17:43:57 | 显示全部楼层
paojianghu 发表于 2012-4-27 17:22
两种方法:1.ibis模型里设置成差分对,然后直接从ibis模型添加进来;

2.直接拖进一个SigXP自带差分模型,然后 ...

谢谢你的指点,对于你的第一种方法,我用ISE生成IBIS时是定义了差分对的,但打开IBIS模型,里面的差分对约束没有看到,然后我就再在里面添加的差分对,仿真出来的就是和一楼那个图一样。
对于第二种方法,有时自带的这个差分模型根本不能设置,不清楚是什么原因,                     
回复 支持 反对

使用道具 举报

发表于 2012-4-27 19:39:42 | 显示全部楼层
你再仔细研究研究,这两种方法都是可行的。
加这个Q群:24640973有人帮你转
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-4-29 21:10 , Processed in 0.147995 second(s), 24 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表