PCB论坛网

 找回密码
 注册
查看: 1230|回复: 2

DDR3仿真的疑问

[复制链接]
发表于 2012-9-4 11:25:07 | 显示全部楼层 |阅读模式
本帖最后由 cszzff 于 2012-9-4 11:31 编辑



DDR3主频1066进行数据总线仿真时,时钟频率因设置多大呢?533MHZ吗?
file:///C:/Documents%20and%20Settings/Administrator/Application%20Data/Tencent/Users/303460919/QQ/WinTemp/RichOle/(1RFF039QO%60UFAQPRW~8%60_M.jpg
进行数据总线仿真,上图这样设置是否正确呢?


还有进行地址总线仿真频率也应取多少呢?是按下图这样设置吗?




本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

x
回复

使用道具 举报

发表于 2012-9-4 13:28:12 | 显示全部楼层
如果是CLK的SDQ信号,你应该用Pluse信号,频率设为533Mhz,从第四个周期开始看波形。
如下图:

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?注册

x
回复 支持 反对

使用道具 举报

发表于 2012-9-5 14:57:06 | 显示全部楼层
按现在用Custom也行,选择重复的0101 pattern即可。在单端触发的时候,触发频率需要选择1066MHz。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-4-20 23:41 , Processed in 0.158412 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表