PCB论坛网

 找回密码
 注册
查看: 1317|回复: 1

调试XilinxMGTKit提示错误,急求帮助

[复制链接]
发表于 2013-3-27 20:11:00 | 显示全部楼层 |阅读模式
试验用的文件是论坛里54包解压出来的XilinxExample中的ExampleSimulation
仿真时,出现如下错误
ERRORS:
Simulation (DESIGN TRANSMIT 2) DESIGN TRANSMIT 2 Pulse Typ Reflection Failed
ERROR(SPSIMS-56): Error messages can be found in sigxp.run/case0/sim1/waveforms.lis.
ERROR(SPSIMS-55): Hspice failed to simulate main_gen.spc in sigxp.run/case0/sim1.

用的软件版本
hspice b2008-09版本
cadence16.2版本

说明
在win7系统中,仿真文件打开后各模型显示正常,但在xp系统中,仿真文件打开后差分过孔显示无效,接收端过孔也无效,查看库文件包含过孔DML

此处设置参考了文件中的文字说明和邵鹏老师写的高速电路设计与仿真分析一书的相关章节,均会出现上述错误,不知道是不是CADENCE与hspice之间还有其它的接口参数需要设置的,麻烦邵鹏老师和大家帮我看看,该如何解决。

还有一个问题,xilinx v5 FPGA中的GTP的差分接口是什么电平标准的,UG196中介绍为CML电平,但在DS202和其它文档中对各种电平的介绍中却没有CML,在V5的IBIS文件中也没有CML,在调用GTP的IP核后,用ISE生成的IBIS文件中,GTP的相关接口,包括收发和时钟均是空的,是不是GTP的信号完整性分析只能用HSPICE工具呢?
回复

使用道具 举报

 楼主| 发表于 2013-3-27 20:16:23 | 显示全部楼层
本帖最后由 逍遥不叹 于 2013-3-27 20:17 编辑

对于在XP中过孔显示无效的,就把过孔模型给删掉了,只用剩下的一段差分线连起来,仿真也会出现上述错误.
在Xilinx的官网上没有找到这个试验文件,只找到了ug351_v5_rio_sis_kit_2_1.zip这个套件,这个套件中提到了用HSPICE仿真时,要为那个文件夹新建一个用户变量,就可以仿真了,这个仿真我跑了一下,能运行,也有波形图,只是我还不太会用HSPICE工具。不知道邵鹏老师书里使用的例子要设置环境变量什么的么?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-13 16:32 , Processed in 0.173564 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表