PCB论坛网

 找回密码
 注册
查看: 520|回复: 0

PCB设计中叠层算阻抗时需注意的四大事项

[复制链接]
发表于 2018-1-18 11:04:39 | 显示全部楼层 |阅读模式
在高速PCB设计流程里,叠层设计和阻抗计算是登顶的第一梯。阻抗计算方法很成熟,不同软件的计算差别不大,相对而言比较繁琐,阻抗计算和工艺制程之间的一些\"权衡的艺术\",主要是为了达到我们阻抗管控目的的同时,也能保证工艺加工的方便,以及尽量降低加工成本。


  下面我们总结了一些设计叠层算阻抗是的注意事项,帮助大家提高计算效率。
  1,线宽宁愿宽,不要细。
  因为制程里存在细的极限,宽是没有极限的,所以如果后期为了调阻抗把线宽调细而碰到极限时那就麻烦了,要么增加成本,要么放松阻抗管控。所以在计算时相对宽就意味着目标阻抗稍微偏低,比如单线阻抗50ohm,我们算到49ohm就可以了,尽量不要算到51ohm。
  2,整体呈现一个趋势。
  我们的设计中可能有多个阻抗管控目标,那么就整体偏大或偏小,不要出现类似100ohm的偏大,90ohm的偏小这种不同步偏大偏小的情况。
  3,考虑残铜率和流胶量。
  当半固化片一边或两边是蚀刻线路时,压合过
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-4-25 18:07 , Processed in 0.158269 second(s), 24 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表