PCB论坛网

 找回密码
 注册
查看: 973|回复: 2

如何在sigwave中的波形中测swithtime和settletime?

[复制链接]
头像被屏蔽
发表于 2002-8-4 09:32:00 | 显示全部楼层 |阅读模式
提示: 该帖被管理员或版主屏蔽
回复

使用道具 举报

发表于 2002-8-4 14:58:00 | 显示全部楼层
从0时刻起,量到上升沿的低阈值电压和上升沿的高阈值电压处,得到的两个值分别为上升沿的switch time和settle time;
从1/2周期起,量到下降沿的高阈值电压和下降沿的低阈值电压处,得到的两个值分别为下降沿的switch time和settle time;
这两个switch time中取最小的值作为时序分析时最小switch time;两个settle time中取最大的值作为最大settle time。
这样算出来的不是严格的switch time和settle time,因为多计算了buffer delay这段时间,这时候需要先测量出buffer delay然后减去这部分值就行了,详细的可参见我写在精华区里的“使用Cadence SpeetraQuest仿真时序问题需注意”一文。
回复 支持 反对

使用道具 举报

发表于 2002-8-5 17:35:00 | 显示全部楼层
可以将BUFFER DELAY曲线显示出来,从曲线的Vmeas点对应的时刻开始测量到相应的高低电平阈值。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-6 17:29 , Processed in 0.125095 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表