PCB论坛网

 找回密码
 注册
楼主: xiechengmin

请教:时序分析公式的理解?

[复制链接]
发表于 2007-4-10 09:40:00 | 显示全部楼层

顶丫

回复 支持 反对

使用道具 举报

发表于 2007-4-20 10:22:00 | 显示全部楼层

请问如果是一个PCI 总线上挂多个PCI slave设备,分析的思路是什么呢?

回复 支持 反对

使用道具 举报

发表于 2007-5-9 15:40:00 | 显示全部楼层
ding QQQ
回复 支持 反对

使用道具 举报

发表于 2007-8-23 17:53:00 | 显示全部楼层
回复 支持 反对

使用道具 举报

发表于 2007-8-24 17:11:00 | 显示全部楼层
真正的计算时序,还需要考虑电路的工作模式,是同步的,还是源同步的等等。
回复 支持 反对

使用道具 举报

发表于 2007-8-27 13:34:00 | 显示全部楼层

Tco是芯片输出的固有参数,没办法消除的

PCI,SDRAM等都是源同步系统,源同步本身还有三种变形模式

只要按照公式计算出Tf以后,就可以用5.7inch/ns 的FR4传输速度确定走线长度了,仿真实际上主要是考虑走线拓扑和阻抗匹配导致的信号反射等问题。因为信号发生畸变以后就算时序计算是对的,但是采样的时候由于时钟产生回沟导致采错数据。

有兴趣的可以QQ交流315704630

[此贴子已经被作者于2007-8-27 14:02:41编辑过]
回复 支持 反对

使用道具 举报

发表于 2007-8-27 13:59:00 | 显示全部楼层

补充一点,PCI系统大部分都是同步时钟系统,一般是用一个晶振和buffer同时给master和slave提供时钟

但是有的CPU,输出一个PCI时钟给slave,同时反馈一路PCI时钟给自己,这种系统严格来说是源同步时钟的一种变形,只不过时序计算同同步时钟一样

还有一些CPU,输出一个PCI时钟给slave,但是没有反馈一路PCI时钟给自己,这种系统是源同步时钟系统

 

回复 支持 反对

使用道具 举报

发表于 2009-7-14 15:22:00 | 显示全部楼层

up.

回复 支持 反对

使用道具 举报

发表于 2009-7-20 08:38:00 | 显示全部楼层
很好的东西,谢谢分享 的确不错,谢谢了
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-15 23:27 , Processed in 0.151672 second(s), 13 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表