PCB论坛网

 找回密码
 注册
查看: 1796|回复: 39

还是一个让我头大的阻抗问题.

[复制链接]
头像被屏蔽
发表于 2002-9-18 07:40:00 | 显示全部楼层 |阅读模式
提示: 该帖被管理员或版主屏蔽
回复

使用道具 举报

发表于 2002-9-18 08:41:00 | 显示全部楼层
频率有多大?
一般来说不是很高频的情况阻抗不匹配带来的问题不是很显著。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2002-9-18 10:12:00 | 显示全部楼层
报告版主.好像是133M......
[此贴子已经被作者于2002-9-18 10:12:26编辑过]
回复 支持 反对

使用道具 举报

发表于 2002-9-18 10:54:00 | 显示全部楼层
133MHz不会有什么问题的,而且我想你的线宽变化的也不会太大,工艺上PCB阻抗的误差也有10%,我做过PC133内存PCB的仿真,在50-70欧姆之内阻抗的变化影响不大。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2002-9-18 12:52:00 | 显示全部楼层
真的没有问题吗?!太好了.可把我吓坏了.这下好了.没事了.谢谢版主.太谢谢了.
回复 支持 反对

使用道具 举报

 楼主| 发表于 2002-9-18 12:58:00 | 显示全部楼层
还有一个菜菜的问题.如果pcb阻抗为50.是不是pcb上的每一根线的特性阻抗都要调到50.那不是好麻烦.....
回复 支持 反对

使用道具 举报

发表于 2002-9-18 14:01:00 | 显示全部楼层
电源/地线不包括在内,它们是越粗越好
影响阻抗最明显的是信号层和铺铜层之间的介质厚度,然后就是走线的线宽,再次是沉铜的厚度,介质的接电常数等等。
在每根走线的宽度都是一样的情况下,一般只要通过调整层与层之间的介质厚度就可以达到阻抗控制的目的,所以叠层设计在阻抗控制中很重要。叠层可以自己设计,也可以要求PCB板厂帮你设计。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2002-9-18 20:46:00 | 显示全部楼层
在走线的宽度一致的情况下调介质厚度就可以了.咦.版主.那么是不是与线的间距就没有什么关系了呢?
回复 支持 反对

使用道具 举报

发表于 2002-9-18 20:58:00 | 显示全部楼层
和间距有关主要是针对串扰问题
还相关的就是差分走线的差分阻抗
普通的单端信号走线的特征阻抗和间距无关。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2002-9-19 10:01:00 | 显示全部楼层
那么普通的单端走线怎样计算呢.还有我在咱们的高速信号论坛上看到的那个阻抗计算公式主要是针对什么样的信号线呢.(啊.请不要怪我难缠.我是真的不知道而又真的想知道.)
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-22 10:31 , Processed in 0.149341 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表