PCB论坛网

 找回密码
 注册
查看: 14870|回复: 66

关于RF电路layout!如有误,请及时跟帖

[复制链接]
发表于 2005-1-23 13:55:59 | 显示全部楼层 |阅读模式

RF pcb design 基本规则 (sirf reference) 1.sirf reference典型的四,六层板,标准FR4材质 2.所有的元件尽可能的表贴 3.连接器的放置时,应尽量避免将噪音引入RF电路,尽量使用小的连接器,适当的接地 4.所有的RF器件应放置紧密,使连线最短和交叉最小(关键) 5.所有的pin有应严格按照reference schematic.所有IC电源脚应当有0.01uf的退藕电容, 尽可能的离管脚近,而且必须要经过孔到地和电源层 6.预留屏蔽罩空间给RF电路和基带部分,屏蔽罩应当连续的在板子上连接,而且应每 隔100mil(最小)过孔到地层 7.RF部分电路与数字部分应在板子上分开 8.RF的地应直接的接到地层,用专门的过孔和和最短的线 9.TCXO晶振和晶振相关电路应与高slew-rate数字信号严格的隔离 10.开发板要加适当的测试点 11.使用相同的器件,针对开发过程中的版本 12.使RTC部分同数字,RF电路部分隔离,RTC电路要尽可能放在地层之上走线

回复

使用道具 举报

 楼主| 发表于 2005-1-29 15:34:59 | 显示全部楼层

斑竹!怎么还不加精罗!

这么多人看大,又是员创!

回复 支持 反对

使用道具 举报

发表于 2005-2-2 20:13:02 | 显示全部楼层
支持原创!
回复 支持 反对

使用道具 举报

发表于 2005-3-23 12:49:34 | 显示全部楼层
ding!!!
回复 支持 反对

使用道具 举报

发表于 2005-3-29 09:54:52 | 显示全部楼层
学习,学习
回复 支持 反对

使用道具 举报

发表于 2005-3-29 12:10:34 | 显示全部楼层

顶个先。

看好多都说时钟线为了避免干扰最好在内层走线。这样的话,是不是要打几个过孔?时钟走线很短,这么近的距离打上几个空,合适吗?我们一般直接在表层包地走的。哪位大侠给说明一下。

回复 支持 反对

使用道具 举报

发表于 2005-3-29 13:51:32 | 显示全部楼层
不错的帖子,学习ING。。。
回复 支持 反对

使用道具 举报

发表于 2005-4-6 11:11:16 | 显示全部楼层
ding
回复 支持 反对

使用道具 举报

发表于 2005-4-6 14:22:04 | 显示全部楼层

讲的不错

讲的不错,概括的很全面,但每一点都是怎样实现的?喊‘我们要实现共产主义’简单,但怎样才能实现?
回复 支持 反对

使用道具 举报

发表于 2005-4-6 20:48:01 | 显示全部楼层
讲的不错 讲的不错,概括的很全面,但每一点都是怎样实现的?喊‘我们要实现共产主义’简单,但怎样才能实现?
顶!!!
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-6 15:28 , Processed in 0.148348 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表