PCB论坛网

 找回密码
 注册
查看: 1080|回复: 5

信号匹配的一个问题?

[复制链接]
头像被屏蔽
发表于 2002-9-27 14:35:00 | 显示全部楼层 |阅读模式
提示: 该帖被管理员或版主屏蔽
回复

使用道具 举报

发表于 2002-9-27 15:17:00 | 显示全部楼层
对于“那就是如果传输需要Td的延时的化,那么整个系统在调整匹配,叠加的这段2Td时间里就不可以进行再次传输,“为什么不可以进行传输?在这个2Td时间里面,传输线一直在传输啊?我理解得不是很清楚!
回复 支持 反对

使用道具 举报

 楼主| 发表于 2002-9-27 19:41:00 | 显示全部楼层
系统如果是高电平,这个时候如果反射回来的是低电平就会干扰到它,从而使得系统可能出现错误的逻辑,所谓的不能再传输,意思就是不能有电平变化,直到2Td时间后或更长时间后系统才可以出现新的逻辑电平,但是这样系统传输速度不够高,不适合高频的应用,但是高频产品的应用很多,觉得奇怪,有点矛盾


[此贴子已经被作者于2002-9-27 19:41:15编辑过]
回复 支持 反对

使用道具 举报

发表于 2002-9-27 22:11:00 | 显示全部楼层
首先说说反射发生的必要条件。为什么我们说匹配的时候能导致无反射吗?信号的反射发生的必要条件是信号必须从一种阻抗值传输到另一种阻抗值(脚界面有阻抗变化),如果串联匹配后,传输线的阻抗值和串联匹配电阻值相同,也就是我们平时分析的没有反射,因为没有信号传输过程中没有阻抗变化交界面(想想以前学习光波反射).下面分析你说的反射电压会影响输出电压逻辑。首先,由于内阻很小,内阻和串联电阻的分压使得串联电阻分到大部分电压,我们可以认为串联电阻分到的电压为V(应该捎小于V)。其次反射后来的1/2V电压由于传输线阻抗和串联电阻阻抗值没有变化,所以在串行电阻处电压不反射,1/2V的电压都将分压给串行电阻和电源内阻,电压在经过串联电阻和内阻的分压后,在内阻上还剩下多少呢?很少!对于电源输出电压V来说,这个小小的分压是不足以引起逻辑错误的,所以,输出是不会受到很大的影响的,而且我们最主要关心的是接收端的信号波形,那里的波形在串行匹配的情况下是很完美的.补充一点,高频下,串行电阻和传输线之间和传输线上的波形很差,但是并不影响接收端的完美.


[此贴子已经被作者于2002-9-27 22:11:08编辑过]
回复 支持 反对

使用道具 举报

发表于 2002-9-28 01:09:00 | 显示全部楼层
即使反射回来的信号电压极性为负(一般负载阻抗较大,反射回来的多数为正),的确会造成驱动端的原有波形失真,但这并不影响新的信号正常传输,就如波的叠加原理所述:相互叠加但互不干涉。虽然在某个时刻可能正好抵消,但信号本身并没有消除,仍然朝着原来的方向正常传播,所以终端反射回来的信号和远端的新的信号叠加对电路没有直接的影响,而可能影响的应该是信号在源端的二次反射和新的信号叠加(因为他们的传播方向一致,叠加会影响到终端的接收),所以工作中,源端的波形往往都是很糟糕的,但我们只在乎接收端的波形质量,也就是我们所有在负载点信号及反射的叠加。
回复 支持 反对

使用道具 举报

发表于 2002-9-28 09:06:00 | 显示全部楼层
阿鸣在这里这个波传播的相遇迭加用得相当好啊!
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-4-29 08:17 , Processed in 0.145439 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表