PCB论坛网

 找回密码
 注册
12
返回列表 发新帖
楼主: ylusie

快速驱动为什么会导致接收端直流电平不好?

[复制链接]
发表于 2002-11-13 09:20:00 | 显示全部楼层
高速设计中的一个准则就是在允许的范围内,尽量选用慢速,低驱动能力的器件~~
回复 支持 反对

使用道具 举报

发表于 2002-11-13 09:23:00 | 显示全部楼层
依你的情况看,我觉得可以适当的增加source damping termination的阻值来减少这种振荡。
回复 支持 反对

使用道具 举报

发表于 2002-11-16 11:46:00 | 显示全部楼层
我认为只要是因为在模型或者器件的问题,主要的原因如下:
我们用到的IBIS模型的上下拉曲线不是线性的,而且有分为max、tpy和min的方式。
即使你加了串连匹配电阻,在源端看来起反射系数并不为0,从你仿真的结果来看,当信号为高的情况下上面的P管的等效电阻加上串连的匹配电阻小于传输线的特性阻抗,和输入低电平的情况相比(N管的等效电阻加上串连的电阻后),高电平的等效远端阻抗大于低电平的阻抗。这个可以看看上冲和小冲不一样大。

至于为什么在快模式下的反射比慢模式下的小?
一般情况下,快模式下的等效阻抗比慢模式要小,这样在源端的吸收程度(或者说反射程度)快模式比慢模式差,有兴趣可以自己算一下这两种模式下的反射系数,也许你就可以理解。

如果还是不清楚,我可以画图来说明。画图还是太麻烦了。
[em09][em09][em09][em09]
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-3 06:40 , Processed in 0.118186 second(s), 13 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表