PCB论坛网

 找回密码
 注册
查看: 874|回复: 3

请教关于时钟频率

[复制链接]
发表于 2005-8-18 15:11:11 | 显示全部楼层 |阅读模式

1、DDR部分布线的时候一般都要求等长,那么线长是怎么确定,不能超过多少,一般文章说是线延迟<1/4T,这个T 是系统时钟频率呢,还是数据时钟频率,还是上升沿的频率?在高速信号设计时当线延迟小于1/4T(此T为上升沿频率),信号将落在安全区域,是不是说前面问的那个T即是信号上升沿频率而非时钟频率或数据频率?

2、系统时钟频率 跟 数据频率什么关系

一般说的DDR333、DDR400、PC133这些值都是指系统时钟频率吗?如果是那么DDR333的时钟频率是333,那么由于它是DDR的,即双通道,那么它的数据频率是否应该折半,在我们计算误差范围的时候是否应该按165M左右计算?是不是按此频率的1~2degree计算?

回复

使用道具 举报

发表于 2005-8-20 11:31:16 | 显示全部楼层

T指上升时间

回复 支持 反对

使用道具 举报

发表于 2005-8-21 08:22:46 | 显示全部楼层

1.我觉得这个T是指数据时钟周期。应该理解为数据时钟比数据延时1/4时钟周期,这样才能达到最佳得采样区域。

2. PC133是以前的说法,指数据时钟频率133MHz。DDR333,DDR400是指数据传输率,相对应数据时钟频率166MHz和200MHz。

还有系统时钟指的是FSB的时钟,DDR用的是数据时钟。

回复 支持 反对

使用道具 举报

发表于 2005-8-29 15:31:41 | 显示全部楼层
3楼说的比较在理,支持一下
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-5 00:12 , Processed in 0.226106 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表