PCB论坛网

 找回密码
 注册
查看: 1945|回复: 28

晶體振蕩器走線有什麼樣的要求?

[复制链接]
发表于 2005-9-8 10:17:48 | 显示全部楼层 |阅读模式
請問晶體振蕩器走線有什麼樣的要求? 比如線要走多長,是否該走蛇形等.請問誰能告之?
回复

使用道具 举报

发表于 2005-9-8 12:54:12 | 显示全部楼层

走线越短越好!尽量靠近芯片引脚。其他数据线尽量远离振荡部分,以免引起干扰。

回复 支持 反对

使用道具 举报

发表于 2005-9-9 12:42:31 | 显示全部楼层
下面尽量不要走线,减少干扰
回复 支持 反对

使用道具 举报

发表于 2005-9-17 14:26:46 | 显示全部楼层
我也正需要了解这方面的信息呢,谢谢大家了
回复 支持 反对

使用道具 举报

发表于 2005-9-21 11:22:36 | 显示全部楼层

最好将走线加粗些

回复 支持 反对

使用道具 举报

发表于 2005-9-21 11:24:28 | 显示全部楼层
如果有可能的话包地处理。
回复 支持 反对

使用道具 举报

头像被屏蔽
发表于 2005-9-21 13:07:47 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
回复 支持 反对

使用道具 举报

发表于 2005-9-21 13:36:50 | 显示全部楼层
以下是引用guoxiufeng在2005-9-21 13:07:47的发言:

晶体谐振器布线设计

A) 将晶体与其外围的电容器件应尽量靠近芯片x1x2引脚处。

B) 时钟线要尽量的短,尽量的宽,我们通常用1015mil,这样有助于缩小晶体周围的寄生电容Cs以及时钟线的阻抗。

C) 从芯片拉出的两条时钟线应该被保护,也就是说其他一些走线应该避开这两条线,这样可以减少时钟信号被其他信号的影响。而且时钟线以及晶体的周围最好铺地,如果没有空间的话,我们可以在时钟线周围进行包线。

D) 晶体下面不要布线,并且尽量不要在晶体下面出现ViaAngle

振荡器布线设计

A) 振荡器应该尽量靠近芯片。

B) 时钟线要尽量的短,尽量的宽,通常使用1015mil,这样有助于缩小振荡器周围的寄生电容以及时钟线的阻抗。

C) 从振荡器拉出的时钟线应该被保护,也就是说其他一些走线应该避开这一条线,这样可以避免时钟信号被其他信号线影响。而且时钟线以及晶体的周围最好铺地,如果没有空间我们可以在时钟信号线周围铺两条地线。

D) 振荡器下面不要布线,并且尽量不要在振荡器下面出现ViaAngle。振荡器地引脚周围最好打八个Via空接地。

不好意思请问,振荡器与晶体谐振器有什么区别?[em04]

回复 支持 反对

使用道具 举报

发表于 2005-9-21 14:19:03 | 显示全部楼层
7楼真顶.
回复 支持 反对

使用道具 举报

发表于 2005-9-21 15:22:31 | 显示全部楼层

呵呵

不错

回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-12 21:03 , Processed in 0.127993 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表