PCB论坛网

 找回密码
 注册
查看: 1550|回复: 16

局部的pcb板各位帮忙看看!

[复制链接]
头像被屏蔽
发表于 2002-12-10 10:33:00 | 显示全部楼层 |阅读模式
提示: 该帖被管理员或版主屏蔽
回复

使用道具 举报

 楼主| 发表于 2002-12-10 10:35:00 | 显示全部楼层
啊?我上传的图片咋没有?
回复 支持 反对

使用道具 举报

发表于 2002-12-10 10:51:00 | 显示全部楼层
没有传上来啊
是不是小于100K?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2002-12-10 11:00:00 | 显示全部楼层
刚才>100k了,换word文档的试试![upload=doc]uploadImages/200212101102726724.doc[/upload]
回复 支持 反对

使用道具 举报

发表于 2002-12-10 12:50:00 | 显示全部楼层
看到了,不错不错!布局和走线均不错!
回复 支持 反对

使用道具 举报

发表于 2002-12-10 13:25:00 | 显示全部楼层
可以!
回复 支持 反对

使用道具 举报

发表于 2002-12-10 13:32:00 | 显示全部楼层
很好啊/鼓励/点头
回复 支持 反对

使用道具 举报

 楼主| 发表于 2002-12-10 13:33:00 | 显示全部楼层
真的?谢谢!
第一次布带这么多芯片的总线,也没见过类似的pcb板,总觉得这种走线方式过孔太多。贴出来的原因是想让前辈们看一下,如能得到认可心理会踏实些。
回复 支持 反对

使用道具 举报

发表于 2002-12-10 14:43:00 | 显示全部楼层
如果从拓补结构的角度分析,这样的布线结构对信号完整性还是有一定的影响的,
比如对于地址总线来说,你目前的结构大概是这样的

控制芯片------->----------->---------------->------————————----->
               |           |                |                           |
               |           |                |                           |
               芯片1       芯片2           芯片3----->片4             芯片5------->芯片6

这样的结构芯片1和芯片2受反射影响较为严重,上升/下降沿会出现较明显的阶梯现象,由于Flash芯片的工作频率不高,可能问题不会很严重。芯片和芯片之间的连线要尽可能短。
有可能的话做些仿真看看。
可能由于层数和布线空间的限制,你只能采用这种菊花链的结构,要尽量保证每个芯片连到总线上的Stub线长足够短。
回复 支持 反对

使用道具 举报

发表于 2002-12-10 15:04:00 | 显示全部楼层
什么都看布道啊
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

Archiver|小黑屋|手机版|PCB设计论坛|EDA论坛|PCB论坛网 ( 沪ICP备05006956号-1 )

GMT+8, 2024-5-16 11:45 , Processed in 0.143173 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表